触发器是一个具有记忆功能的二进制信息存储器件,是构成多种时序电路的最基本逻辑单元。触发器具有两个稳定状态,即0和1,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。
1.基本rs触发器
图1为由二个与非门交叉藕合构成的基本rs触发器。基本rs触发器具有置0、置1和保持三种功能。通常称 为置1端,因为 =0时触发器被置1; 为置0端,因为 =0时触发器被置0,当 = =1时状态保持。基本rs触发器也可以用二个或非门组成,此时为高电平触发器。
图1基本rs触发器
2、 d触发器
d触发器的状态方程为:qn+1=d。其状态的更新发生在cp脉冲的边沿,74ls74(cc4013),74ls175(cc4042)等均为上升沿触发,故又称之为上升沿触发器的边沿触发器,触发器的状态只取决于时针到来前d端的状态。d触发器应用很广,可用做数字信号的寄存,移位寄存,分频和波形发生器等,其逻辑符号如下:
图2 双d触发器
图3 d触发器逻辑符号