例如,要把输入的一组三位二进制代码译成对应的八个输出信号,其译码过程如下:
1.列出译码器的状态表
设输出三位二进制代码为abc,输出八个信号低电平有效,设为-。每个输出代表输入的一组组合,并设abc=000时,=0,其余输出为1;abc=001时,=0,其余输出为1;……;abc=111时,=0,其余输出为1,则列出的状态表如表21.10.1所示。
2.由状态表写出逻辑式
= =
使能 控制 输入 输出
a b c
() () ()
1 0 0 0 0 0 0 1 1 1 1 1 1 1
1 0 0 0 0 1 1 0 1 1 1 1 1 1
1 0 0 0 1 0 1 1 0 1 1 1 1 1
1 0 0 0 1 1 1 1 1 0 1 1 1 1
1 0 0 1 0 0 1 11 1 1 0 1 1 1
1 0 0 1 0 1 1 1 1 1 1 0 1 1
1 0 0 1 1 0 1 1 1 1 1 1 0 1
1 0 0 1 1 1 1 1 1 1 1 1 1 0
3.由逻辑式画出逻辑图(下图所示)
这种三位二进制译码器也称为3/8线译码器,最常用的是ct74ls138型译码器,表21.10.1就是它的功能表。它还有一个使能端和两个控制端,。高电平有效,=1时,可以译码;=0时,禁止译码,输出全为1。和低电平有效,若均为0,可以译码;若其中有1或全1,则禁止译码,输出也全为1。