pci局部总线是一种高性能、32位或64位地址数据线复用的总线。它的用途是在高度集成的外设控制器器件、扩展卡和处理器/存储器系统之间提供一种内部的连接机构。
pci总线是一种不依附于某个具体处理器的局部总线。从结构上看,pci是在cpu和原来的系统总线之间插入的一级总线,具体由一个桥接电路实现对这一层的管理,并实现上下之间的接口以协调数据的传送。管理器提供了信号缓冲,使之能支持10种外设,并能在高时钟频率下保持高性能。pci总线也支持总线主控技术,允许智能设备在需要时取得总线控制权,以加速数据传送。
1.pci总线的主要性能
●支持10台外设
●总线时钟频率33.3mhz/66mhz
●最大数据传输速率133mb/s
●时钟同步方式
●与cpu及时钟频率无关
●总线宽度
32位(5v)/64位(3.3v)
●能自动识别外设
●特别适合与intel的cpu协同工作
2.pci总线信号定义
必要引脚控设备49条
目标设备47条
可选引脚51条(主要用于64位扩展、中 断请求、高速缓存支持等)
总引脚数120条(包含电源、地、保留 引脚等)